Lasciate un messaggio
Ti richiameremo presto!
Il tuo messaggio deve contenere da 20 a 3000 caratteri!
Si prega di controllare la tua email!
Ulteriori informazioni facilitano una migliore comunicazione.
Inviato con successo!
Ti richiameremo presto!
Lasciate un messaggio
Ti richiameremo presto!
Il tuo messaggio deve contenere da 20 a 3000 caratteri!
Si prega di controllare la tua email!
Marca: | Texas Instruments |
---|---|
Numero di modello: | SN74LVTH273-EP |
Quantità di ordine minimo: | 1 pezzo |
Tempi di consegna: | 2~8 giorni feriali |
Termini di pagamento: | T/T |
Marca: | Texas Instruments | Certificato: | / |
---|---|---|---|
Modello: | SN74LVTH273-EP | MOQ: | 1 PC |
Prezzo: | Negotiated | Consegna: | 2~8 giorni feriali |
Pagamento: | T/T | ||
Evidenziare: | Gestione CI di potere SN74LV273A-Q1,Tipo ottale gestione CI di D di potere |
Questo flip-flop D tipo ottale è progettato specificamente per (3.3-V) la V a bassa tensioneOperazione di cc, ma con la capacità per fornire un'interfaccia di TTL ad un ambiente operativo 5-V.
Lo SN74LVTH273 è un flip-flop positivo-bordo-avviato con un diretto-chiaro input (CLR). Informazioni ai dati (D) gli input che soddisfanno le richieste tempe messa a punto è trasferito alle uscite di Q sul bordo positivo-andante dell'impulso di temporizzazione. Cronometri l'avviamento si presenta ad un livello di tensione particolare e non è riferito direttamente al periodo di transizione dell'impulso positivo. Quando l'input dell'orologio (CLK) è al massimo o a basso livello, il segnale dell'D-input non ha effetto all'uscita.
I circuiti attivi della bus-tenuta giudicano inutilizzato o undriven gli input ad uno stato valido di logica. L'uso delle resistenze di pulldown o di pullup con i circuiti della bus-tenuta non è raccomandato.
Questo dispositivo completamente è specificato per le applicazioni di parziale-potere-giù facendo uso della Ifuori. Iofuori da circuiti disattiva le uscite, impedicenti danneggiando il riflusso corrente tramite il dispositivo quando è spento.